耐智电子,电子元器件采购
电子元器件采购首选的IC供应商
耐智电子帮助您解决电子元器件采购难题
  • Bourns
  • Lite-ON
  • Ramtron
  • IDT
  • Torex
  • Microsemi
  • CSR
  • Sanken
  • Renesas
  • Intersil
  • Vishay
  • MTK
  • Dialog
  • ROHM
  • IR
  • Wolfson
  • Mxic
  • Elan
  • Semtech
  • IXYS
  • 富士通半导体成功开发系统单芯片组件量身打造的全新设计方法
    编辑:Fujitsu代理 [ 2014/12/2 ] 文章来源:Fujitsu官网
    富士通半导体成功开发系统单芯片组件量身打造的全新设计方法富士通半导体今日宣布,公司成功开发了专为先进的28 nm SoC (系统单芯片)组件量身打造的全新设计方法,不仅能实现更高的电路密度,同时也可有效缩短开发时间。采用全新设计方法能够将电路的密度提高33%,并可将最终的线路布局时间缩短至一个月。这种设计方法将整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC组件。富士通半导体预计自2014年2月起将开始接受采用这种全新设计方法的SoC订单。
    采用28 nm等顶尖制程工艺的SoC组件需要有越来越多的功能与效能,进而要在芯片中布建越来越多的电路。未来SoC的设计将日趋复杂,开发时间也将会因此较以往增加,同时如何有效解决功耗问题也成为设计者的更大挑战。
    为应对日趋复杂的SoC设计,富士通半导体所开发出的创新设计方法将能实现更高的电路密度、更短的开发时程和降低功耗,并整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC组件。较传统的设计流程,设计者可采用富士通半导体的全新设计方法在相同大小的芯片中增加33%电路,而且可将最终的线路布局时间缩短至一个月。
    全新设计方法将White Space有效最小化
    全新的独家设计流程可估算出较容易布线的平面图,fujitsu代理商的联系方式并根据布线路径与时序收敛为内部数据总线进行优化。这些设计步骤可将无法建置晶体管的White Space数量降到最少,因而可让芯片容纳更多电路。
    透过专利技术协调逻辑与物理架构
    此专利技术无须更动任何逻辑设计,即可自动针对物理布线进行网表数据合成,并可提升整体设计的布线效率以及使时序收敛变得更容易,因而可有效减少最终布线流程所需的时间,更可达到更高的密度整合度。
    相关阅读
    暂时没有内容
  • IDT | 专用时钟计时芯片
    9EPRS525AGILF
  • Microsemi | 二极管TVS
    SMCJ6065AE3/TR13
  • Richtek | 监控器芯片
    RT9818C-27GVL
  • 深圳市耐智电子有限公司 - 帮助您解决电子元器件采购难题!

    一手货源 + 专注现货 + 极具竞争力的价格 + 大小批量出货 = 您最信赖的IC供应商伙伴!